2007-11-06 11:06 【大 中 小】【打印】【我要糾錯】
摘要:介紹了全數字調制解調器STEL-2176的結構、功能及技術特點,給出了它在點對多點寬帶無線接入系統(tǒng)中的應用實例。在該系統(tǒng)中,使用STEL-2176作為用戶站的調制解調器,采用非對稱傳輸模式,實現了16QAM信號的數字解調和QPSK信號的數字調制。
關鍵詞:寬帶無線接入 全數字調制解調 非對稱傳輸
1 、非對稱傳輸
寬帶無線接入系統(tǒng)中通常采用點對多點的基站/用戶站模式。在大多數情況下,基站到用戶站的下行數據量遠大于用戶站到基站的上行數據量,如果上下行占用同樣的資源,勢必造成浪費。
在TDMA/FDD方式中,一種可行的傳輸模式是:上行數據采用突發(fā)數據包的方式,采用調制效率相對低的調制方式(如QPSK);下行數據采用廣播的方式,采用調制效率相對高的調制方式(如16QAM)。這種非對稱傳輸的優(yōu)點是:一方面,可以根據用戶的實際需求實現動態(tài)分配帶寬以提高頻譜利用效率;另一方面,減少了上行信號每符號傳輸的比特數,從而降低了基站突發(fā)解調算法的難度。
能滿足以上要求的用于用戶站的調制解調器必須具備這樣的性能:既能解調高調制效率(如16QAM)的寬帶連續(xù)信號,同時又能調制相對低調制效率(如QPSK)的寬帶突發(fā)信號。開發(fā)STEL-2176是一個很好的選擇。
2 、STEL-2176簡介
STEL-2176是一款全數字調制解調芯片,兼容IEEE802.14、MCNS和DAVIC等標準。解調部分可直接輸入高達50MHz的中頻模擬信號,信號帶寬可達8MHz,可解調16/64/256 QAM的連續(xù)信號;調制部分可輸出5MHz~65MHz的連續(xù)/突發(fā)信號,調制方式可以是BPSK/QPSK/16QAM,速率最高可達40Mbps(16QAM)。
3 、STEL-2176內部結構
3.1解調部分
圖1為STEL-2176解調部分的內部結構,主要由ADC(模數轉換)模塊、DDC(數字下變頻)/AFC(自動頻率控制)/AGC(自動增益控制)模塊、濾波與時鐘恢復模塊、自適應均衡、FEC(前向糾錯編碼)模塊和時鐘模塊等組成。
ADC模塊
模數轉換模塊接收輸入STEL-2176的中心頻率為最高可達50MHz的中頻模擬信號,經過帶通抽樣后得到中心頻率為6MHz~7MHz的亞中頻數字信號。
。模模茫粒疲茫粒牵媚K
。粒疲脤π盘栞d波進行粗估,再由后端的自適應均衡器反饋回來的載波誤差信號細調載波本振頻率,以得到相關的載波。DDC接收6MHz~7MHz亞中頻數字信號,通過相關的載波解調出I、Q兩路基帶信號。同時輸出AGC控制信號,用來控制片外的中頻、射頻模擬信號的信號強度。
濾波與時鐘恢復模塊
。、Q兩路基帶信號經alpha=0.12~0.20的SRRC(均方根升余弦)濾波器消除碼間干擾,再從信號中恢復符號速率,誤差小于100PPM。
自適應均衡
自適應均衡除了能消除信道的各種干擾(多徑效應、調幅性干擾、調頻性干擾、相位噪聲等),還反饋載波誤差信號,以細調載波的相差和小的頻差。
FEC模塊
前向糾錯編碼模塊接收解調出的I、Q兩路信號,進行星座點映射,恢復數據,再對應于調制端解出幀結構,依次進行解交織、信道解碼(RS碼)、解擾,以串行或并行方式輸出原始信號,可以輸出MPEG-2結構的信號。
時鐘模塊
時鐘模塊由采樣鐘和恢復出的符號鐘產生解調部分所需的各種時鐘信號。
3.2 調制部分
數據接收及信道編碼模塊
接收串行輸入的原始數據,進行信道編碼(RS碼),包括交織和加擾,這些處理都是可選的。
星座點映射模塊
將串行比特流映射到指定星座圖的星座點上,分I、Q兩路輸出。
。疲桑覟V波器及內插濾波器
I、Q兩路信號分別通過成形濾波器(32級的FIR濾波器)濾波后,輸出到內插濾波器。內插濾波器大大提高了信號的采樣頻率,以滿足大于2倍的載波信號的要求,與正交調制所需的速率相匹配。
調制模塊
調制模塊由DDS(直接數字合成器)和乘法器構成的正交調制器。I、Q兩路信號分別與DDS產生的SIN和COS載波信號相乘,合成后輸出。
數模轉換模塊
最后將數字信號轉換為中頻模擬調制信號輸出,這時的信號帶有相對于主鐘頻率的鏡像信號,即輸出的模擬信號需要片外濾波。
時鐘模塊
時鐘模塊與外部時鐘同步并產生調制部分所需的各種時鐘信號。
3.3 監(jiān)控部分
通過STEL_2176的監(jiān)控模塊串行或并行地接收外部的配置命令,發(fā)送狀態(tài)信息。對STEL_2176的監(jiān)控通過訪問其內部寄存器實現。
4 、STEL-2176技術特點
。樱裕牛蹋2176運用了全數字調制解調技術,與傳統(tǒng)的調制解調器相比,在系統(tǒng)穩(wěn)定性、可靠性以及傳輸速率、載波速率和調制模式的靈活性上占有優(yōu)勢。
4.1 高集成度、低功耗的芯片技術
。樱裕牛蹋2176使用0.35μm線寬的CMOS芯片技術,集成度高,提高了系統(tǒng)的穩(wěn)定性和可靠性;工作電壓為較低的+3.3V,大大降低了芯片功耗,而在接口處靈活地提供了可選的I/O電壓(+5V/+3.3V)。
4.2 寬帶ADC/DAC
這是全數字調制解調技術的標志性技術,盡可能在信號通道的前端將模擬信號轉換為數字信號,以充分發(fā)揮數字信號處理技術的作用。
。樱裕牛蹋2176采用了10bit的ADC和DAC,能處理近10 MHz帶寬的模擬信號。因為采用帶通采樣技術,模擬信號中心頻率可達幾十兆赫。
4.3 使用了DDS技術和多速率信號處理算法
全數字調制解調器一般使用DDS技術和多速率信號處理算法,使系統(tǒng)在單一的參考時鐘下,可以得到幾乎連續(xù)的各種頻率的時鐘信號。因為參考源相同,這些時鐘都是頻率相關的。利用這些時鐘信號,可以得到不同的載波頻率、比特速率和控制信號。另外,傳輸信號在數字基帶處理時,運用抽取和內插等多速率信號處理算法實現了信號速率在不同數字處理器間的匹配。這樣可以實現傳輸信號的多速率和調制信號的多模式。
1、凡本網注明“來源:建設工程教育網”的所有作品,版權均屬建設工程教育網所有,未經本網授權不得轉載、鏈接、轉貼或以其他方式使用;已經本網授權的,應在授權范圍內使用,且必須注明“來源:建設工程教育網”。違反上述聲明者,本網將追究其法律責任。
2、本網部分資料為網上搜集轉載,均盡力標明作者和出處。對于本網刊載作品涉及版權等問題的,請作者與本網站聯(lián)系,本網站核實確認后會盡快予以處理。
本網轉載之作品,并不意味著認同該作品的觀點或真實性。如其他媒體、網站或個人轉載使用,請與著作權人聯(lián)系,并自負法律責任。
3、本網站歡迎積極投稿。